- 相關推薦
2014年計算機三級嵌入式系統(tǒng)開發(fā)技術真題(二)
二、填空題
1:SoC芯片中的CPU絕大多數(shù)是以IP核的方式集成在芯片中的,很少再自行設計開發(fā)。目前32位嵌入式處理器主要采用的是由____【1】____國一家專門從事RISC處理器內(nèi)核設計公司設計的____【2】______內(nèi)核。
2:我國大陸地區(qū)目前廣泛使用的漢字編碼國家標準有____【3】______和GB18030兩種,常用漢字采用___【4】____個字節(jié)表示。
3:在Internet中負責選擇合適的路由,使發(fā)送的數(shù)據(jù)分組(packet)能夠正確無誤地按照地址找到目的計算機所使用的是___【5】____協(xié)議簇中的___【6】____協(xié)議。
4:ARM處理器有7種異常,按向量地址從小到大排列的順序是:__【7】_____、未定義指令UND、軟件中斷SWI、指令預取中止PABT、數(shù)據(jù)訪問中止DABT、__【8】_____以及快速中斷FIQ。
5:在ARM處理器中,R0~R15是通用寄存器,其中作為堆棧指針SP使用的寄存器是___【9】____,作為程序鏈接寄存器LR使用的是___【10】____。
6:已知ARM處理器的R1=0x12345678, R2=0xFF00FF00,則執(zhí)行指令ORR R0,R1,R2后,寄存器R0=___【11】____,R1=___【12】____。
7:已知ARM處理器進位標志C=1, R1=1000, R2=99, 執(zhí)行指令ADDC R0,R1,R2之后,R0=___【13】____, R1=___【14】____。
8:ARM處理器用一條指令完成有條件的無符號數(shù)加法運算,并更新CPSR中的狀態(tài),條件是如果相等, 要求指令執(zhí)行R1+R2,結果送R3中,則這條指令為___【15】____;如果條件是大于,要求指令執(zhí)行R1-R2,結果放R3中,則該指令為___【16】___。
9:為了連接ARM內(nèi)核與處理器芯片中的其他各種組件,ARM公司定義了總線規(guī)范,該規(guī)范用4個大寫英文字母表示為___【17】____,即先進的微控制器___【18】____體系結構。
10:ARM處理器芯片內(nèi)部的___【19】____組件包括ADC和DAC,有的還帶有比較器等。這對于既需要處理____【20】___信號又需要處理模擬信號的混合系統(tǒng)的設計提供了較好的解決方案。
11:目前有兩種主要的閃存技術,一種是___【21】____Flash,其特點是以字節(jié)為單位隨機存取,另一種是___【22】____Flash,以頁(行)為單位隨機存取。(填寫用英文大寫字母表示的簡稱)
12:如存儲器的工作頻率為333MHz,數(shù)據(jù)線寬度為32位,每個周期傳輸1次數(shù)據(jù),則存儲器的帶寬=___【23】____MB/s。若存儲器總線采用串行總線,以10位為一個數(shù)據(jù)幀(包含一個字節(jié)的存儲數(shù)據(jù)),則總線帶寬=總線頻率/___【24】____。
13:SPI的信號線MISO稱為____【25】___數(shù)據(jù)線, MOSI稱為___【26】____數(shù)據(jù)線。
14:響應時間(Response Time)是計算機從識別一個外部事件到做出響應的時間。在RTOS運行過程中響應時間是重要指標之一,其具體指標包括:___【27】____延遲時間和___【28】____切換時間。
15:uC/OS-II 是目前常用的嵌入式操作系統(tǒng)之一,其內(nèi)核只提供____【29】___調(diào)度、任務間通信與同步、任務管理、時間管理和___【30】____管理等基本功能,資源消耗非常小。
16:具有操作系統(tǒng)的嵌入式系統(tǒng)加電后最初執(zhí)行的操作稱為引導或者自舉(Boot),對應的程序稱為引導程序,或者引導加載程序(Bootloader)。引導加載程序主要完成___【31】____、外設存在自檢、內(nèi)存地址映射、初始化外圍設備、內(nèi)存尋址定位、加載并啟動___【32】____。
17:由于Bootloader的實現(xiàn)依賴于CPU的體系結構,因此大多數(shù)Bootloader都分為stage1和stage2兩大部分。依賴于CPU體系結構的代碼,比如設備初始化代碼等,通常都放在stage1中,且使用___【33】____語言來實現(xiàn),以達到短小精悍的目的。而stage2則通常用C語言來實現(xiàn),這樣可以實現(xiàn)更復雜的功能,而且代碼會具有更好的可讀性和___【34】____性。
18:RTLinux基本的設計理念就是“架空”Linux內(nèi)核,以便讓其他實時進程能盡快地被執(zhí)行。RTLinux開發(fā)者并沒有針對實時操作系統(tǒng)的特性而重寫Linux的內(nèi)核,而是將Linux的內(nèi)核代碼做一些修改,將Linux的任務以及Linux內(nèi)核本身作為一個___【35】____優(yōu)先級的任務,而實時任務作為最___【36】____優(yōu)先級的任務。
19:嵌入式系統(tǒng)開發(fā)時,由于受到目標機資源的限制,需要建立一個___【37】____與目標機組成的調(diào)試架構來完成開發(fā)工作。若目標機為裸機環(huán)境時,通常需要通過___【38】____接口來完成硬件環(huán)境測試及初始軟件的調(diào)試和下載。
20:基于嵌入式WEB的應用系統(tǒng)中,構件設計階段需要設計支持以太網(wǎng)通信的電路,包括以太網(wǎng)控制電路及以太網(wǎng)____【39】___電路。若選用的以太網(wǎng)控制芯片為AX88796芯片,并用S3C2410芯片的nGCS2引腳連接到AX88796芯片的片選引腳上(即CS引腳上,CS低電平有效),那么,AX88796芯片內(nèi)部寄存器的讀/寫地址,其首地址是___【40】____。
【計算機三級嵌入式系統(tǒng)開發(fā)技術真題二】相關文章:
計算機三級嵌入式系統(tǒng)開發(fā)技術真題及答案07-26
計算機三級(嵌入式系統(tǒng)開發(fā)技術)真題參考答案12-05
2022年計算機三級嵌入式系統(tǒng)開發(fā)技術真題(一)07-23
2014年計算機三級嵌入式系統(tǒng)開發(fā)技術真題(三)09-06
2014年計算機三級嵌入式系統(tǒng)開發(fā)技術真題及答案05-24
計算機三級《嵌入式系統(tǒng)開發(fā)技術》選擇題練習06-06
計算機三級《嵌入式系統(tǒng)開發(fā)技術》選擇題及答案08-02
計算機三級嵌入式真題09-25